logo资料库

数字电路考试试卷(带答案).doc

第1页 / 共3页
第2页 / 共3页
第3页 / 共3页
资料共3页,全文预览结束
义乌工商职业技术学院 数字电子技术试卷八 参考答案 数电试卷八答案 一、共 10 分 1. (d) 5 分 2. (c) 5 分 二、共 12 分 一种方案 3 分 T′触发器的特性方程为  ,所以有四种连接方案,电路如图: “1” CP 1J C1 1K Q Q CP 1J C1 1K “1” CP Q Q 1J C1 1K Q Q CP “1” 1J C1 1K Q Q 三、共 20 分 状态方程 6 分 状态转换图 4 分 波形 3 分 模 2 分 1.由电路写出各级触发器的状态方程       3 1   3 2  3 3  1 3 1  1    2 1   2 1 3 2 1 状态转换图为 Q3Q2Q1: 001 010 101 110 011 100 111 000 时序图为 CP Q1 3 Q2 Q3 4 计数器模为 5 2.(5 分)用 D 触发器时,为保证功能相同,则 F2 的现一次态状态转换应不变, 从而得到 D2 端的输入要求,求出 D2 驱动方程。 3 0 0 0 0 1 1 1 1 2 0 0 1 1 0 0 1 1  3 1 0 1 0 0 1 0 0 1 0 1 0 1 0 1 0 1 2 1 1 0 0 1 1 1 1   1 1 0 1 1 1 0 1 1 1 1 0 0 1 1 1 1 n Q Q2 n 1 D 2 n 3 Q 00 01 11 0 1 1 1 1 1 0 1 10 0 1
义乌工商职业技术学院 数字电子技术试卷八 参考答案 修改后电路 n Q 3 n Q2 & CP 1D C1 F 2 四、共 15 分 1.从 74LS161 功能表可知,电路为异步置零,因此,置零端 的逻辑关系为 2 1 0 。电路如图所示。 & Cr “1” Q3 D3 Q1 Q2 74LS161 D2 D1 Q0 D0 LD “1” CP 加/减计数输出 从该表可知,如果把 Q3 作控制, 当 Q3=0 时 2.由于 74LS161 只能作加法计数,要实现循环加减计数时,其输出只能取自图 4.3 电路,把 4.3 电路作变换后输出。变换电路真值表如下: 74LS161 输出 Q3 Q2 Q1 Q0 Q3′Q2′Q1′Q0′ 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 又因 74LS161 为触发置数,所 以只要利用 Q3 Q2 Q1Q0=0111 状态,在第 8 个 CP 后将计数 器置成 1001,跳开 1000,然 后,送图 4.3 变换即可。电路 如图所示 0 0 0 0 1 1 1 1 0 0 0 1 1 1 1 0 0 1 1 0 0 1 1 0 1 1 0 0 1 1 和 当 Q3=1 时    0 0 0 1 0 1 0 1 1 0 1 0 1 0 1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 0 0 0 0    一样。 0 0 1 1 0 0 1 1 1 0 0 1 1 0 0 0 0 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 Q2′ =1 Q1′ =1 Q0′ =1 & “1” Q3 D3 Q1 Q2 74LS161 D2 D1 P T Q0 D0 LD CP “1” “0” Cr “1”
义乌工商职业技术学院 数字电子技术试卷八 参考答案 五、15 分 1.要实现的单稳态触发器用框图表示如下:(8 分 图 4 分 R、C 参考各 2 分) 2 3 4 8 CC7555 5 1 6 7 +9V R 100K 0.1µƒ C 因  所以,选 11 3  100  0.1  UI UO 0.01µƒ 2.斯密特触发器如图,波形如右图(7 分)图 4 分 波形 3 分 UI 6 2 4 8 CC7555 7 3 0.01µƒ 5 1 +9V UO 输出 六、共 17 分 1.计数器的总容量应大于 UI(V) UO(V) 9 6 3 0 9 0 t t      分辨率         2    (5 分)回答 20000 亦可算对 2. 制开关 S 用的一位时,应存 16 位二进制计数器 (4 分)回答 15 位可以算对 3.采样/保持时间 12   ,故需 15 位的二进制计数器,如果包括控      (4 分) 4.       (4 分) 则  七、共 11 分 1.用  RAM 扩展成 88 字位 RAM 时,需记性字数和位数扩展,故需要 4 片  的 RAM (4 分) 2.扩展后电路如图(7 分) RAM10 D3 D2 D1 D0 CS A1 A0 CS A1 A0 D3 RAM11 D2 D1 D0 RAM20 D3 D2 D1 D0 CS A1 A0 CS A1 A0 D3 RAM21 D2 D1 D0 D7 D6 D5 D4 D3 D2 D1 D0 1 A2 A1 A0
分享到:
收藏