logo资料库

简易逻辑分析仪-(2003国赛D,STM32版)-项目笔记(2014).pdf

第1页 / 共45页
第2页 / 共45页
第3页 / 共45页
第4页 / 共45页
第5页 / 共45页
第6页 / 共45页
第7页 / 共45页
第8页 / 共45页
资料共45页,剩余部分请下载后查看
任务与要求
目 录
第1章 题目分析
第2章 方案论证与系统总体设计
2.1 方案论证与选择
2.1.1 数字信号发生器模块的选择
2.1.2 8路信号门限触发电路的选择
2.1.3 数据存储模块的选择
2.1.4 系统控制芯片的选择
2.2 系统总体设计
第3章 系统原理与理论分析
3.1 简易逻辑分析仪的功能模块
3.2 信号触发
3.2.1 信号触发的定义
3.2.2 触发方式
3.3 存储深度
3.4 ADC模数转换
3.5 TTL电平的定义
3.6 液晶波形显示
第4章 系统硬件设计
4.1 FPGA测量模块设计
4.1.1 FPGA测量模块核心电路
4.1.2 FPGA测量模块外部时钟和复位电路
4.1.3 FPGA测量模块AS、JTAG下载电路
4.2 STM32单片机控制模块硬件设计
4.2.1 STM32单片机控制模块核心电路
4.2.2 STM32单片机控制模块TFT液晶显示电路
4.2.3 STM32单片机控制模块外部晶振、复位电路
4.3 信号选择衰减电路
4.3.1 LM324性能指标
4.3.2 CD4051性能指标
4.3.3 衰减电路设计
4.4 系统供电电路
第5章 系统程序设计
5.1 主控微处理器MCU部分
5.1.1 系统的主流程图
5.1.2 系统的初始化步骤
5.1.3 外部中断服务子程序
5.1.4 数据处理模块
5.1.5 触发判断
5.1.6 AD采样
5.1.7 数据显示
5.2 受控微处理器FPGA部分
5.2.1 数字信号发生器的设计与实现
5.2.2 采样时钟的建立
5.3 模拟SPI通信协议
第6章 系统测试与误差分析
6.1 调试仪器
6.2 操作说明
6.3 整机调试
6.3.1 数字信号发生器的测试
6.3.2 简易逻辑分析仪的测试
6.4 误差分析
第7章 总结与改进方案
7.1总结
7.2软件调试
7.3方案改进
参考文献
版本历史
[ ] ] [ ] FZLZDZ- Logic Analyzer V7.1 2014 07 24 2014 07 30 2003 D http://fzlzdz.taobao.com 2014 07
2003 D TTL 100Hz 50k 0.25~4V 16 http://fzlzdz.taobao.com I
2003 D 20bit 2 00000101 LED 11 0100 50 50 18 18 5 9 http://fzlzdz.taobao.com II
2003 D clock 4 00000101 2003 2014 http://fzlzdz.taobao.com III
2003 D ............................................................................................. I .................................................................................................1 1 .................................................................................1 2 ......................................................2 2.1 .............................................2 2.1.1 ...................................... 2 2.1.2 8 .................................... 2 2.1.3 ............................................ 3 2.1.4 ............................................ 3 2.2 ...............................................3 3 ..............................................................5 3.1 ...................................5 3.2 ...................................................5 3.2.1 ................................................ 5 3.2.2 ..................................................... 5 3.3 ...................................................7 3.4 ADC ................................................7 3.5 TTL .............................................10 3.6 ..............................................10 4 ........................................................................12 4.1 FPGA ..........................................12 4.1.1 FPGA ........................................ 12 4.1.2 FPGA .............................. 13 4.1.3 FPGA ASJTAG ............................... 14 4.2 STM32 ...............................14 4.2.1 STM32 ................................. 14 4.2.2 STM32 TFT ......................... 15 4.2.3 STM32 ....................... 16 4.3 ..........................................16 4.3.1 LM324 ............................................... 16 http://fzlzdz.taobao.com 1
2003 D 4.3.2 CD4051 .............................................. 17 4.3.3 ................................................. 17 4.4 ..............................................18 5 ........................................................................20 5.1 MCU ......................................20 5.1.1 ............................................... 20 5.1.2 ............................................. 20 5.1.3 ........................................... 21 5.1.4 ................................................. 22 5.1.5 ..................................................... 22 5.1.6 AD ...................................................... 23 5.1.7 ..................................................... 24 5.2 FPGA .....................................25 5.2.1 ................................... 25 5.2.2 ............................................... 26 5.3 SPI ..........................................27 6 ............................................................29 6.1 ..................................................29 6.2 ..................................................29 6.3 ..................................................29 6.3.1 ......................................... 29 6.3.2 ......................................... 30 6.4 ..................................................35 7 ....................................................................36 7.1 ............................................................ 36 7.2 ........................................................ 36 7.3 ........................................................ 37 ...............................................................................................38 ...............................................................................................39 http://fzlzdz.taobao.com 2
2003 D 1 1.1 1.1 8 TTL 100Hz 8 8 50k 0.25~4V 16 8 3 (1) (2) 20bit., http://fzlzdz.taobao.com 1
2003 D 2 2.1 2.1.1 NE555 100Hz 74 8bit 74 8 NE555 EEPROM 8 3bit 8 EEPROM EEPROM IO 8 EEPOM EEPROM STC IO IO 0 1 8 FPGA 100Hz 8 8 FPGA FPGA 2.1.2 8 8 16 DAC 8 IO 8 8 ADC 16 8 ADC ADC 8-1 http://fzlzdz.taobao.com 2
分享到:
收藏