这几天一直在看 SOPC Builder 的用户手册,从中看到了很多 Avalon 接口的高级特性。之前一直对 Avalon
Memory-Mapped Bridges 的作用以及用法不是很了解,今天猛然发现这确实是个好东西,可以提高系
统性能的同时降低 FPGA 资源的利用率。
那这个 bridge 究竟实现了这么样的一个功能呢?
为什么我们要使用这个 bridge,它能给我们带来哪些好处呢?
如果没有添加 bridge,就像下面这个图中显示的那样,整个系统显得很繁琐
现在我们来看看 Avalon-MM clock-crossing bridge 和 Avalon-MM pipeline bridge 能给我们系统带
来的利好
同样的一个系统,添加了这两个 bridge 后样貌大不一样了,是不是感觉系统结构更清晰了
这个性能的提高就需要我们来具体验证了,看来我们不光要实现功能,还要在结构与性能上追求更完美
http://www.cnblogs.com/nick123/archive/2009/05/24/1488248.html