logo资料库

实验7-74ls160组成n进制计数器.doc

第1页 / 共5页
第2页 / 共5页
第3页 / 共5页
第4页 / 共5页
第5页 / 共5页
资料共5页,全文预览结束
实验 7 74ls160 组成 n 进制计数器 一、实验内容 1.掌握集成计数器的功能测试及应用 2.用异步清零端设计 6 进制计数器,显示选用数码管完成。 3.用同步置 0 设计 7 进制计数器,显示选用数码管完成。 二、演示电路 74LS160 十进制计数器连线图如图 1 所示。 7 1 , 能 图 1 74LS160 十进制计数器连线图 4 的 功 1 6 1 能 表 所 7 : 4 ① 当 示 1 6 。 1 由 表 1 具 有 以 异 步 清 CR ( C L R ’ ) 时 , 不 管 其 他 输 入 状 信 出 称 态 号 将 为 如 何 ( 包 括 C P 被 异 直 步 ) , 计 数 接 清 置 零 。 如 可 下 零 = 端 时 器 零 0 表 知 功 的 钟 输 ,
② 同 步 并 行 在 预 置 数 CR = 1 的 条 件 下 , 当 LD ( L O A D ’ ) = 0 、 脉 用 别 。 要 , 冲 时 输 被 由 与 且 且 上 有 升 时 沿 D 1 、 D 2 、 的 P D 0 、 C , 入 端 的 数 据 将 Q 0 ~ Q 3 所 接 于 这 个 置 数 操 P C D 0 、 上 升 沿 同 D 1 、 D 2 、 的 数 据 同 时 置 入 计 器 行 , 置 ③ 在 所 数 CR = , 当 E N T 以 。 保 LD = = 称 为 同 步 持 1 的 条 件 E N P = 0 , 即 钟 作 D 3 分 收 作 步 D 3 数 并 下 两 0 冲 保 个 计 时 , 不 作 持 用 原 数 管 , 有 止 计 数 = = 是 1 持 0 如 , 时 不 时 何 ( 停 明 的 E N T 也 保 E N T 态 状 R C O = 0 。 使 有 计 状 当 能 无 数 态 ) 。 端 中 有 C P 器 不 需 都 变 要 脉 将 说 E N P = 0 , , 进 位 输 出 C 变 , , ; 不 进 而 管 位 当 E N P 输 出
④ 计 数 当 E N P = E N T = 1 时 , CR = 4 7 1 电 始 数 1 状 平 以 高 进 LD = 6 1 路 处 1 从 , 连 续 脉 1 态 跳 利 电 位 CP P D D × ↑ × × ↑ 冲 1 状 , 变 用 平 输 输入 CR 0 2 0 1 1 1 1 × 0 1 1 1 计 0 入 电 回 端 电 端 降 数 状 态 , 状 1 路 到 从 平 输 沿 态 6 开 个 计 将 从 0 0 0 0 高 。 出 作 电 可 的 为 于 0 输 0 , 返 C O 低 0 后 态 R 至 R C O 或 出 下 信 表 1 号 。 74161 的功能表 输 LD T 1 D D 3 × × × × × × × × a d 1 × × × × 0 0 × × × × × b c 1 1 × × × × 0 a 保 保 C 计 ( Q Q Q Q 0 b 出 0 1 2 3 0 c 持 持 0 d = 0 ) 数 连上十进制加法计数器 160,电路如图 1 所示,给 2 管脚加矩形波,看数码 管显示结果,并记录显示结果。 三、用 160 和与非门组成 6 进制加法计数器-用异步清零端设计 7 4 1 6 0 从 0 0 0 0 态 第 开 6 始 个 计 数 C P , 脉 当 冲 输 ( 状 入 上
输 1 1 出 0 , Q 3 Q 2 升 沿 ) 时 Q 1 Q 0 = CR  3QQ 0 = 0 , 反 , 0 馈 清 零 信 号 , Q 2 Q 1 Q 0 返 给 立 CR 端 即 回 此 一 使 0 0 的 失 时 个 Q 3 0 0 清 , 状 周 状 零 7 态 期 态 信 , 号 接 也 着 随 , 之 CR 端 消 4 1 6 0 重 新 始 新 开 。 从 的 0 计 0 0 0 数 反馈归 零 逻 辑 为 代码中为 1 的 Q相与非。 CR 2 n n QQ 1 电路如图 2 所示,给 2 管脚加矩形波,看数码管显示结果,并记录显示结果。 四、用 160 和与非门组成 7 进制加法计数器-用同步置零设计 图 2 用异步清零端设计
计数器从 Q3Q2Q1Q0=0000 开始计数,当第 6 个 CP 到达后,计到 0110,此时 LD = 2QQ 1 =0。并不能立即清零,而是要等第 7 个脉冲上沿到来后,计数器被置 成 0000。不会用异 状态,这是与用异 步 步 清 清 零 零 端 端 那样出现 0110 过渡 的差别。用同步清零 端设计计数器如图 3 所示,如 LD 2 n QQ n 1 ,则为七进制计数器。 图 3 同步清零端设计计数器 五、实验报告 1. 实验名称、内容和实验电路。 2. 画出用 160 和与非门组成 6 进制加法计数器的状态转换图。 3.画出同步清零端设计的七进制计数器的状态转换图。说明同步置 0 与异 步清零的区别? 六、讨论与思考 如何用 74ls162 设计七进制计数器?
分享到:
收藏