《EDA 技术与项目训练》选择题
D. 配置
D. 22
D. 2a
D. %50
D. 进程
B. A+2 C. 2A
B. a_____2 C. 2_2_a
1. 一个项目的输入输出端口是定义在 A 。
A. 实体中 B. 结构体中 C. 任何位置 D. 进程体
2. 描述项目具有逻辑功能的是 B 。
A. 实体
B. 结构体 C. 配置
3. 关键字 ARCHITECTURE 定义的是 A 。
A. 结构体 B. 进程 C. 实体
4. MAXPLUSII 中编译 VHDL 源程序时要求 C 。
A.文件名和实体可不同名 B.文件名和实体名无关 C. 文件名和实体名要相同 D. 不确定
5. 1987 标准的 VHDL 语言对大小写是 D 。
A. 敏感的 B. 只能用小写 C. 只能用大写 D. 不敏感
6. 关于 1987 标准的 VHDL 语言中,标识符描述正确的是 A 。
A. 必须以英文字母开头 B.可以使用汉字开头 C.可以使用数字开头 D.任何字符都可以
7. 关于 1987 标准的 VHDL 语言中,标识符描述正确的是 B 。
A. 下划线可以连用 B. 下划线不能连用 C. 不能使用下划线 D. 可以使用任何字符
8. 符合 1987VHDL 标准的标识符是 A 。
A. A_2
9. 符合 1987VHDL 标准的标识符是 A 。
A. a_2_3
10. 不符合 1987VHDL 标准的标识符是 C 。
A. a_1_in
B. a_in_2 C. 2_a
11. 不符合 1987VHDL 标准的标识符是 D 。
A. a2b2
12. VHDL 语言中变量定义的位置是 D 。
A. 实体中中任何位置 B. 实体中特定位置 C. 结构体中任何位置 D. 结构体中特定位置
13. VHDL 语言中信号定义的位置是 D 。
A. 实体中任何位置
14. 变量是局部量可以写在 B 。
A. 实体中
15. 变量和信号的描述正确的是 A 。
A. 变量赋值号是:=
16. 变量和信号的描述正确的是 B 。
A. 变量可以带出进程 B. 信号可以带出进程 C. 信号不能带出进程 D. 二者没有区别
17. 关于 VHDL 数据类型,正确的是 D 。
A. 数据类型不同不能进行运算
C. 数据类型相同或相符就可以运算 D. 运算与数据类型无关
18. 下面数据中属于实数的是 A 。
A. 4.2
B. 3 C. ‘1’
19. 下面数据中属于位矢量的是 D 。
A. 4.2
B. 3 C. ‘1’
20. 关于 VHDL 数据类型,正确的是 。
A. 用户不能定义子类型
C. 用户可以定义任何类型的数据 D. 前面三个答案都是错误的
21. 可以不必声明而直接引用的数据类型是 C 。
B. 信号赋值号是:= C. 变量赋值号是<= D. 二者没有区别
B. 实体中特定位置 C. 结构体中任何位置 D. 结构体中特定位置
B. 数据类型相同才能进行运算
B. 进程中 C. 线粒体
B. a1b1 C. ad12
B. 用户可以定义子类型
D. “11011”
D. 种子体中
D. asd_1
D. “11011”
D. Z
D. 不确定
B. 1
C. 2
B. x C. z
D. 前面说法都是错误的
B. 弱信号 0 C. 没有这个定义 D. 初始值
B. AND 和 NOT 属于同一个优先级
D. 前面的说法都是错误的
A. STD_LOGIC B. STD_LOGIC_VECTOR C. BIT D. 前面三个答案都是错误的
22. STD_LOGIG_1164 中定义的高阻是字符 D 。
A. X
23. STD_LOGIG_1164 中字符 H 定义的是 A 。
A. 弱信号 1
24. 使用 STD_LOGIG_1164 使用的数据类型时 B 。
A.可以直接调用 B.必须在库和包集合中声明 C.必须在实体中声明 D. 必须在结构体中声明
25. 关于转化函数正确的说法是 。
A. 任何数据类型都可以通过转化函数相互转化 B. 只有特定类型的数据类型可以转化
C. 任何数据类型都不能转化
26. VHDL 运算符优先级的说法正确的是 C 。
A. 逻辑运算的优先级最高 B. 关系运算的优先级最高
C. 逻辑运算的优先级最低 D. 关系运算的优先级最低
27. VHDL 运算符优先级的说法正确的是 A 。
A. NOT 的优先级最高
C. NOT 的优先级最低
28. VHDL 运算符优先级的说法正确的是 D 。
A. 括号不能改变优先级 B. 不能使用括号 C. 括号的优先级最低 D. 括号可以改变优先级
29. 如果 a=1,b=0,则逻辑表达式(a AND b) OR( NOT b AND a)的值是 B 。
A. 0
30. 关于关系运算符的说法正确的是 。
A. 不能进行关系运算 B. 关系运算和数据类型无关
C. 关系运算数据类型要相同
31. 转换函数 TO_BITVECTOR(A)的功能是 。
A. 将 STDLOGIC_VECTOR 转换为 BIT_VECTOR B. 将 REAL 转换为 BIT_VECTOR
C. 将 TIME 转换为 BIT_VECTOR
32. VHDL 中顺序语句放置位置说法正确的是 。
A.可以放在进程语句中 B. 可以放在子程序中 C. 不能放在任意位置 D. 前面的说法都正确
33. 不属于顺序语句的是 B 。
A. IF 语句 B. LOOP 语句 C. PROCESS 语句 D. CASE 语句
34. 正确给变量 X 赋值的语句是 B 。
A. X<=A+B; B. X:=A+b; C. X=A+B; D. 前面的都不正确
35. EDA 的中文含义是 A 。
A. 电子设计自动化 B. 计算机辅助计算 C. 计算机辅助教学 D. 计算机辅助制造
36. 可编程逻辑器件的英文简称是 。 A. FPGA B. PLA C. PAL D. PLD
37. 现场可编程门阵列的英文简称是 。 A. FPGA B. PLA C. PAL D. PLD
38. 基于下面技术的 PLD 器件中允许编程次数最多的是 。
A. FLASH
39. 在 EDA 中,ISP 的中文含义是 。
A. 网络供应商 B. 在系统编程 C. 没有特定意义 D. 使用编程器烧写 PLD 芯片
40. 在 EDA 中,IP 的中文含义是 。
A. 网络供应商 B. 在系统编程 C. 没有特定意义
41. EPF10K20TC144-4 具有多少个管脚 A 。
A. 144 个
B. EEROM C. SRAM
B. 84 个 C. 15 个
D. 前面的说法都错误
D. 前面的说法都错误
D. PROM
D. 知识产权核
D. 不确定
42. EPF10K20TC144-X 器件,如果 X 的值越小表示 。
A. 器件的工作频率越小 B. 器件的管脚越少 C. 器件的延时越小 D. 器件的功耗越小
43. 如果 a=1,b=1,则逻辑表达式(a XOR b) OR( NOT b AND a)的值是 A 。
C. 2
A. 0
44. 执行下列语句后 Q 的值等于 B 。
D. 不确定
B. 1
……
SIGNAL E: STD_LOGIC_VECTOR (2 TO 5);
SIGNAL Q: STD_LOGIC_VECTOR (9 DOWNTO 2);
……
E<=(2=>’1’, 4=>’0’, OTHERS=>’1’);
Q<=(2=>E (2), 4=>E (3), 5=>’1’, 7=>E (5), OTHERS=>E (4));
……
A. “11011011”
45. VHDL 文本编辑中编译时出现如下的报错信息
B. “00101101” C. “11011001” D. “00101100”
Error: VHDL syntax error: signal declaration must have ‘;’,but found begin
instead. 其错误原因是 A 。
A. 信号声明缺少分号。B. 错将设计文件存入了根目录,并将其设定成工程。
C. 设计文件的文件名与实体名不一致。 D. 程序中缺少关键词。
46. VHDL 文本编辑中编译时出现如下的报错信息
Error: VHDL syntax error: choice value length must match selector expression
value length 其错误原因是 A 。
A. 表达式宽度不匹配。 B. 错将设计文件存入了根目录,并将其设定成工程。
C. 设计文件的文件名与实体名不一致。 D. 程序中缺少关键词。
D. JIF
D. XILINX
B. GDF C. BMP
B. 根目录 C. 文件夹 D. 工程目录
47. MAX+PLUSII 的设计文件不能直接保存在 B 。
A. 硬盘
48. MAXPLUSII 是哪个公司的软件 A 。
A. ALTERA B. ATMEL C. LATTICE
49. MAXPLUSII 不支持的输入方式是 D 。
A. 文本输入 B. 原理图输入 C. 波形输入 D. 矢量输入
50. MAXPLUSII 中原理图的后缀是 B 。
A. DOC
51. 在一个 VHDL 设计中 Idata 是一个信号,数据类型为 std_logic_vector,试指出下面那个赋
值语句是错误的。 D 。
A.idata <= “00001111”; B.idata <= b”0000_1111”;
C.idata <= X”AB” D. idata <= B”21”;
52. 在 VHDL 语言中,下列对时钟边沿检测描述中,错误的是 D 。
A.if clk’event and clk = ‘1’ then B.if falling_edge(clk) then
C.if clk’event and clk = ‘0’ then D.if clk’stable and not clk = ‘1’ then
53. 下面对利用原理图输入设计方法进行数字电路系统设计的描述中,那一种说法是不正确
的。 。
A.原理图输入设计方法直观便捷,但不适合完成较大规模的电路系统设计;
B.原理图输入设计方法一般是一种自底向上的设计方法;
C.原理图输入设计方法无法对电路进行功能描述;
D.原理图输入设计方法也可进行层次化设计。
54. 在一个 VHDL 设计中 idata 是一个信号,数据类型为 integer,数据范围 0 to 127,下面哪
个赋值语句是正确的。 C 。
A.idata := 32; B.idata <= 16#A0#; C.idata <= 16#7#E1; D.idata := B#1010#;
55. 下列那个流程是正确的基于 EDA 软件的 FPGA / CPLD 设计流程: A 。
A.原理图/HDL 文本输入→功能仿真→综合→适配→编程下载→硬件测试
B.原理图/HDL 文本输入→适配→综合→功能仿真→编程下载→硬件测试;
C.原理图/HDL 文本输入→功能仿真→综合→编程下载→→适配硬件测试;
D.原理图/HDL 文本输入→功能仿真→适配→编程下载→综合→硬件测试
56. 在 VHDL 语言中,下列对进程(PROCESS)语句的语句结构及语法规则的描述中,正确的
是 。
A.PROCESS 为一无限循环语句;敏感信号发生更新时启动进程,执行完成后,等待下一次进程启动。
B.敏感信号参数表中,应列出进程中使用的所有输入信号;
C.进程由说明部分、结构体部分、和敏感信号参数表三部分组成;
D.当前进程中声明的信号也可用于其他进程。
57. 对于信号和变量的说法,哪一个是不正确的: A 。
A.信号用于作为进程中局部数据存储单元
C.信号在整个结构体内的任何地方都能适用 D.变量和信号的赋值符号不一样
58. VHDL 语言共支持四种常用库,其中哪种库是用户的 VHDL 设计现行工作库: 。
A.IEEE 库
59. 下列语句中,不属于并行语句的是: B 。
A.进程语句 B.CASE 语句 C.元件例化语句
60. 下面哪一条命令是 MAX+PLUSII 在时序仿真时执行加载节点的命令? C 。
A. file—>set project to current file
C. node—>enter node from SNF
61. 在 EDA 工具中,能将硬件描述语言转换为硬件电路的重要工具软件称为 D 。 A.
D. file—>create default symbol
B. assign—>pin/location chip
B.变量的赋值是立即完成的
D.WHEN…ELSE…语句
B.VITAL 库 C.STD 库
D.WORK 工作库
仿真器
B.综合器
C.适配器
D.下载器
62. VHDL 文本编辑中编译时出现如下的报错信息
Error: Can’t open VHDL “WORK” 其错误原因是 B 。
A. 错将设计文件的后缀写成.tdf,而非.vhd 。
B. 错将设计文件存入了根目录,并将其设定成工程。
C. 设计文件的文件名与实体名不一致。
D. 程序中缺少关键词。
63. 在 VHDL 的 CASE 语句中,条件句中的“=>”不是操作符号,它只相当与 B 作用。
A. IF
64. 下面哪一条命令是 MAXPLUSII 软件中引脚锁定的命令 C 。
B. THEN
C. AND
D. OR
A. file—>set project to current file B.node—>enter node from SNF
D. file—>create default symbol]
C. assign—>pin/location chip
65. 下列关于信号的说法不正确的是 C 。A . 信号相当于器件内部的一个数据暂存节点。
B. 信号的端口模式不必定义,它的数据既可以流进,也可以流出。
C. 在同一进程中,对一个信号多次赋值,其结果只有第一次赋值起作用。
D. 信号在整个结构体内的任何地方都能适用。
66. 下面哪一个可以用作 VHDL 中的合法的实体名 D 。
A. OR
B. VARIABLE
C. SIGNAL
D. OUT1
67. VHDL 文本编辑中编译时出现如下的报错信息
Error:Line1,File e:\muxfile\mux21.tdf: TDF syntax error… 其错误原因是 A 。
A. 错将设计文件的后缀写成.tdf 而非.vhd 。
B. 错将设计文件存入了根目录,并将其设定成工程。
C. 设计文件的文件名与实体名不一致。
D. 程序中缺少关键词。
68. 下列关于变量的说法正确的是 A 。
A. 变量是一个局部量,它只能在进程和子程序中使用。
B. 变量的赋值不是立即发生的,它需要有一个δ延时。
C. 在进程的敏感信号表中,既可以使用信号,也可以使用变量。
D. 变量赋值的一般表达式为:目标变量名<= 表达式。
69. 下列关于 CASE 语句的说法不正确的是 B 。
A. 条件句中的选择值或标识符所代表的值必须在表达式的取值范围内。
B. CASE 语句中必须要有 WHEN OTHERS=>NULL;语句。
C. CASE 语句中的选择值只能出现一次,且不允许有相同的选择值的条件语句出现 。
D. CASE 语句执行必须选中,且只能选中所列条件语句中的一条。
70. VHDL 中,为目标变量赋值符号是 D 。
A. =:
71. 在 VHDL 中,可以用语句 D 表示检测 clock 下降沿。
C. <=
B. =
D.:=
A. clock’ event B. clock’ event and clock=’1’ C. clock=’0’ D. clock’
event and clock=’0’
72.在 VHDL 的 FOR_LOOP 语句中的循环变量是一个临时变量,属于 LOOP 语句的局部量, B 事
先声明。 A. 必须
73. 在 VHDL 中,语句”FOR I IN 0 TO 7 LOOP ”定义循环次数为 A 次。
C. 其类型要
D.其属性要
B. 不必
A. 8
B. 7
C. 0
74. 在 VHDL 中,PROCESS 结构内部是由 B 语句组成的。
A. 顺序
B. 顺序和并行
C. 并行
D.1
D.任何
75. 执行 MAX+PLUSII 的 C 命令,可以对设计的电路进行仿真。
A.Creat Default Symbol
B.Compiler
76. 在 VHDL 中,PROCESS 本身是 C 语句。
C.Simulator
D.Programmer
A. 顺序
B.顺序和并行
C.并行
D.任何
77. 下面哪一个是 VHDL 中的波形编辑文件的后缀名 B 。
A. gdf
B. scf
C. sys
D. tdf
78. 在元件例化语句中,用 D 符号实现名称映射,将例化元件端口声明语句中的信号与 PORT
MAP()中的信号名关联起来。
A. =
B. :=
C. <=
D.=>
79.在 VHDL 中,含 WAIT 语句的进程 PROCESS 的括弧中 B 再加敏感信号,否则则是非法的。
A. 可以
B.不能
C. 必须
D. 有时可以
80.在 MAX+PLUSII 集成环境下为图形文件产生一个元件符号的主要作用是 D 。
A. 综合
D.被高层次电路设计调用
81.在 MAX+PLUSII 工具软件中,完成网表提取、数据库建立、逻辑综合、逻辑分割、适配、延时
C. 仿真
B. 编译
网表提取和编程文件汇编等操作,并检查设计文件是否正确的过程称为 。
A. 编辑
C. 综合
B. 编译
D. 编程
82. VHDL 文本编辑中编译时出现如下的报错信息
Error: VHDL Design File “mux21” must contain an entity of the same name
其错误原因是 C 。
A. 错将设计文件的后缀写成.tdf 而非.vhd 。B. 错将设计文件存入了根目录,并将其设定
成工程。 C. 设计文件的文件名与实体名不一致。 D. 程序中缺少关键词。
83. 执行下列语句后 Q 的值等于 D 。
……
SIGNAL E: STD_LOGIC_VECTOR (2 TO 5);
SIGNAL Q: STD_LOGIC_VECTOR (9 DOWNTO 2);
……
E<=(2=>’0’, 4=>’0’, OTHERS=>’1’);
Q<=(2=>E (2), 4=>E (3), 5=>’1’, 7=>E (5), OTHERS=>E (4));
……
A. “11011011”
B. “00110100” C. “11011001” D. “00101100”
84. 综合是 EDA 设计流程的关键步骤,综合就是把抽象设计层次中的一种表示转化成另一种表示
的过程;在下面对综合的描述中, 是错误的。
A. 综合就是将电路的高级语言转化成低级的,可与 FPGA / CPLD 的基本结构相映射的网表文
件; B. 为实现系统的速度、面积、性能的要求,需要对综合加以约束,称为综合约束;
C. 综合可理解为,将软件描述与给定的硬件结构用电路网表文件表示的映射过程,并且这种
映射关系不是唯一的。 D. 综合是纯软件的转换过程,与器件硬件结构无关;
85. 关于 VHDL 中的数字,请找出以下数字中数值最小的一个:
A. 2#1111_1110#
B. 8#276# C. 10#170#
D. 16#E#E1
86. 以下对于进程 PROCESS 的说法,正确的是: C 。
A. 进程之间可以通过变量进行通信 B. 进程内部由一组并行语句来描述进程功能
C. 进程语句本身是并行语句 D.一个进程可以同时描述多个时钟信号的同步时序逻辑
87. 进程中的信号赋值语句,其信号更新是 。
A.按顺序完成; B.比变量更快完成;
C.在进程的最后完成; D.以上都不对。
88.关于 VHDL 中的数字,请找出以下数字中最大的一个: 。
A.2#1111_1110# B.8#276# C. 0#170# D.6#E#E1
89.VHDL 语言是一种结构化设计语言;一个设计实体(电路模块)包括实体与结构体两部分,结
构体描述 。A.器件外部特性; B.器件的内部功能;C.器件的综合约束;
C. 器件外部特性与内部功能。
90.下列标识符中, B 是不合法的标识符。
A. State0
B. 9moon
C. Not_Ack_0
D. signal
91.在 VHDL 中,IF 语句中至少应有 1 个条件句,条件句必须由 表达式构成。
A. BIT
C. BOOLEAN
D. INTEGER
92. 在 VHDL 中 D 不能将信息带出对它定义的当前设计单元。
B. STD_LOGIC
A. 信号
B. 常量
C. 数据
D. 变量
93.在 VHDL 中,为定义的信号赋初值,应该使用__D___ 符号。
A. =:
B. =
C. :=
D. <=
94.在 VHDL 中,一个设计实体可以拥有一个或多个 D
A. 设计实体
B. 结构体 C. 输入
D. 输出
95. 执行下列语句后 Q 的值等于 A 。
……
SIGNAL E: STD_LOGIC_VECTOR (2 TO 5);
SIGNAL Q: STD_LOGIC_VECTOR (9 DOWNTO 2);
E<=(2=>’1’, 4=>’1’, OTHERS=>’0’);
Q<=(2=>E (2), 4=>E (3), 5=>’1’, 7=>E (5), OTHERS=>E (4)); ……
D. timing analyzer
B. “00110100” C. “11011001” D. “00101100”
B. 3
C. 9
D. 8
D. 不存在的
B. 顺序 C. 并行
B. 设计输出 C. 设计实体 D. 设计结构
A. “11011011”
96. 在 VHDL 的 IEEE 标准库中,预定义的标准逻辑位 STD_LOGIC 的数据类型中是用 表示的。
A. 小写字母和数字 B. 大写字母数字 C.大或小写字母和数字 D. 全部是数字
97. 执行 MAX+PLUSII 的 A 命令,可以为设计电路建立一个元件符号。
A. create default symbol
B. simulator C. compiler
98. 在 VHDL 中,条件信号赋值语句 WHEN_ELSE 属于 语句。
A. 并行和顺序
99. 在 VHDL 的 IEEE 标准库中,预定义的标准逻辑数据 STD_LOGIC 有 C 种逻辑值。
A. 2
100.一个能为 VHDL 综合器接受,并能作为一个独立的设计单元的完整的 VHDL 程序成为 。
A. 设计输入
一、填空题(本大题共 10 小题,每空 1 分,共 20 分)
1.一般把 EDA 技术的发展分为 MOS 时代、MOS 时代和 ASIC 三个阶段。
2.EDA 设计流程包括 设计输入、设计实现、实际设计检验和 下载编程四个步骤。
3.EDA 设计输入主要包括图形输入、HDL 文本输入和状态机输入。
4.时序仿真是在设计输入完成之后,选择具体器件并完成布局、布线之后进行的时序关系仿真,
因此又称为功能仿真。
5.VHDL 的数据对象包括变量、常量和信号,它们是用来存放各种类型数据的容器。
6.图形文件设计结束后一定要通过仿真,检查设计文件是否正确。
7.以 EDA 方式设计实现的电路设计文件,最终可以编程下到 FPGA 和 CPLD 芯片中,完成硬件
设计和验证。
8.MAX+PLUS 的文本文件类型是(后缀名).VHD。
9.在 PC 上利用 VHDL 进行项目设计,不允许在根目录下进行,必须在根目录为设计建立一个工
程目录。
10.VHDL 源程序的文件名应与实体名相同,否则无法通过编译。
二、选择题:(本大题共 5 小题,每小题 3 分,共 15 分)。
11. 在 EDA 工具中,能完成在目标系统器件上布局布线软件称为(C )
A.仿真器 B.综合器 C.适配
器 D.下载器
12. 在执行 MAX+PLUSⅡ的(d )命令,可以精确分析设计电路输入与输出波形间的延时量。
A .Create default symbol B. Simulator
C. Compiler D.Timing Analyzer
13.VHDL 常用的库是(A )
A. IEEE B.STD C.
WORK D. PACKAGE
14.下面既是并行语句又是串行语句的是( C )
A.变量赋值 B.信号赋值 C.PROCESS 语句 D.WHEN…ELSE 语句
15.在 VHDL 中,用语句(D )表示 clock 的下降沿。
A. clock’EVENT B.
clock’EVENT AND clock=’1’
C. clock=’0’ D. clock’EVENT AND clock=’0’
三、名词解释题:(本大题共 3 题,每小题 3 分,共计 9 分)
16. EDA: 电子设计自动化
17.VHDL 和 FPGA: 超高速硬件描述语言 现场可编程门阵列
1.一个项目的输入输出端口是定义在( )1-5 ACDCD 6-10 CCACA
A. 实体中;.B. 结构体中;C. 任何位置;D. 进程中。
2. MAXPLUS2 中编译 VHDL 源程序时要求( )
A. 文件名和实体可以不同名;B. 文件名和实体名无关;
C. 文件名和实体名要相同;D. 不确定。
3. VHDL 语言中变量定义的位置是( )
A. 实体中中任何位置;B. 实体中特定位置;C. 结构体中任何位置;D. 结构体中特定位置。
4.可以不必声明而直接引用的数据类型是( )
A. STD_LOGIC ;B. STD_LOGIC_VECTOR;C. BIT;D. ARRAY。
5. MAXPLUS2 不支持的输入方式是( )
A 文本输入;.B. 原理图输入;C. 波形输入;D. 矢量输入。
6.大规模可编程器件主要有 FPGA、CPLD 两类,下列对 FPGA 结构与工作原理的描述中,正确的是
( )
A. FPGA 全称为复杂可编程逻辑器件;B. FPGA 是基于乘积项结构的可编程逻辑器件;
C. 基于 SRAM 的 FPGA 器件,在每次上电后必须进行一次配置;
D. 在 Altera 公司生产的器件中,MAX7000 系列属 FPGA 结构。
7.下面不属于顺序语句的是( )
A. IF 语句;B. LOOP 语句;C. PROCESS 语句;D. CASE 语句。
8. VHDL 语言是一种结构化设计语言;一个设计实体(电路模块)包括实体与结构体两部分,实
体体描述的是( )
A. 器件外部特性;B. 器件的内部功能;C. 器件的综合约束;D. 器件外部特性与内部功能。
9. 进程中的信号赋值语句,其信号更新是( )
A. 按顺序完成;B. 比变量更快完成;C. 在进程的最后完成;D. 都不对。
10. 嵌套使用 IF 语句,其综合结果可实现:( )
A. 带优先级且条件相与的逻辑电路;B. 条件相或的逻辑电路;C. 三态控制电路;D. 双向控制
电路。
一、选择题:(20 分)
1. 下列是 EDA 技术应用时涉及的步骤:
A. 原理图/HDL 文本输入; B. 适配; C. 时序仿真; D. 编程下载; E. 硬件测试; F. 综合
请选择合适的项构成基于 EDA 软件的 FPGA / CPLD 设计流程:
A → ___F___ → ___B__ → ____C___ → D → ___E____
2. PLD 的可编程主要基于 A. LUT 结构 或者 B. 乘积项结构:
请指出下列两种可编程逻辑基于的可编程结构:
FPGA 基于 ____A_____ CPLD 基于 ____B_____
3. 在状态机的具体实现时,往往需要针对具体的器件类型来选择合适的状态机编码。
对于 A. FPGA B. CPLD 两类器件:
一位热码 状态机编码方式 适合于 ____A____ 器件;
顺序编码 状态机编码方式 适合于 ____B____ 器件;
4. 下列优化方法中那两种是速度优化方法:____B__、__D__
A. 资源共享 B. 流水线 C. 串行化 D. 关键路径优化
单项选择题: