logo资料库

简易数字时钟的设计vhdl.doc

第1页 / 共5页
第2页 / 共5页
第3页 / 共5页
第4页 / 共5页
第5页 / 共5页
资料共5页,全文预览结束
EDA 实验报告书 姓名 学号 实验时间 简易数字时钟的设计 1.掌握各类计数器及将它们相连的方法; 2.掌握多个数码管显示的原理与方法; 3.掌握 EDA 的层次化设计方法; 4.了解用 VHDL 语言设计的思想; 5.了解整个数字系统的设计方法; 6.培养学生综合应用数字电路中所学到的理论知识去独立完成设计课题的能 力; 7 培养学生严肃认真的工作作风和严谨的科学态度。 本实验课题的要求为: ①设计一个具有时、分、秒计时,6 位时钟显示电路; ②该计时电路为 24 小时计时制。 1.首先,利用 24 进制的计数器和 60 进制的计数器的程序包来构造时钟的 “时”,“分”,“秒”位。 其次,利用 7 段数码显示管来接入时,分,秒的输入。 最后,连接这四部分即为实验所要求原理图。 2. 仿真各模块波形; 3.下载结果观察并记录。 4.延时分析。(总电路和各模块全部分析)。 课题名称 实验目的 设计要求 设计思路 设计原理 图及源程 序 24 进制计数器程序
60 进制计数器程序 XI 程序设设计 设计原理图
24 进制计数器仿真波形 仿真波形 图 60 进制计数器仿真波形 XI 仿真波形 24 进制计数器延时分析 60 进制计数器延时分析
XI 程序延时分析 实验结果 24 进制计数器芯片 60 进制计数器芯片
1.本实验为综合类实验题目,你准备这个实验的难点在哪里?需要 XI 计数器芯片 如何解决? 问题讨论 2.在本实验要求的基础上添加整点报时功能,需要如何设计? 操作成绩 报告成绩 教师评分 教师签名 日 期
分享到:
收藏