logo资料库

等精度测频原理频率计.doc

第1页 / 共41页
第2页 / 共41页
第3页 / 共41页
第4页 / 共41页
第5页 / 共41页
第6页 / 共41页
第7页 / 共41页
第8页 / 共41页
资料共41页,剩余部分请下载后查看
摘 要
Abstract
目 录
1. 绪 论
1.1 电子设计自动化(EDA)发展概述
1.1.1什么是电子设计自动化(EDA )
1.1.2EDA的发展历史
1.2 基于EDA的FPGA/ CPLD开发
1.2.1FPGA/CPLD简介
1.2.2用FPGA/CPLD进行开发的优缺点
1.3 硬件描述语言(HDL)
1.3.1VHDL语言简介
1.3.2利用VHDL语言开发的优点
1.4 QuartusII概述
2. 频率测量
2.1 数字频率计工作原理概述
2.2 测频原理及误差分析
2.3.1常用测频方案
2.3.2等精度测频原理
2.3.3误差分析
本章小结
3. 数字频率计的系统设计与功能仿真
3.1 系统的总体设计
3.2 信号源模块
3.3 分频器
3.4 测频控制信号产生器
3.5 锁存器
3.6 十进制计数器
3.7显示模块
3.7.1显示模块设计
3.7.2显示电路
3.7.3译码器
本章小结
结 论
参考文献
附录一 频率计顶层文件
附录二 信号源模块源程序
附录三 分频器源程序
附录四 测频控制信号发生器源程序
附录五 32位锁存器源程序
附录六 有时钟使能的十进制计数器的源程序
附录七 显示模块源程序
学 号: 课 程 设 计 题 目 采用等精度测频原理的频率计 信息工程学院 通信工程专业 学 院 专 业 班 级 姓 名 指导教师 2015 年 1 月 15 日
课程设计任务书 学生姓名: 专业班级: 指导教师: 工作单位: 信息工程学院 题 目: 初始条件: 采用等精度测频原理的频率计 本设计既可以使用集成译码器、计数器、定时器、脉冲发生器和必要的门电路等。本设计 也可以使用单片机系统构建多功能数字钟。用数码管显示时间计数值。 要求完成的主要任务: (包括课程设计工作量及技术要求,以及说明书撰写等具体要求) 1、课程设计工作量:1 周。 2、技术要求: ① 设计一个等精度测频原理的频率计。 ②频率测量范围 1~9999。 ③其精度为 10 的-4 次方。 ④用四位带小数点数码管显示其频率。 ⑤具有超量程、欠量程提示功能。 ⑥确定设计方案,按功能模块的划分选择元、器件和中小规模集成电路,设计分电路, 画出总体电路原理图,阐述基本原理。 3、查阅至少 5 篇参考文献。按《武汉理工大学课程设计工作规范》要求撰写设计报告书。 全文用 A4 纸打印,图纸应符合绘图规范。 时间安排: 1、 2014 年 12 月 5 日集中,作课设具体实施计划与课程设计报告格式的要求说明。 2、 2014 年 12 月 6 日,查阅相关资料,学习电路的工作原理。 2、 2014 年 12 月 7 日 至 2014 年 12 月 31 日,方案选择和电路设计。 2、 2015 年 1 月 1 日 至 2015 年 1 月 6 日,电路调试和设计说明书撰写。 3、 2015 年 1 月 7 日上交课程设计成果及报告,同时进行答辩。 课设答疑地点:鉴主 15 楼电子科学与技术实验室。 指导教师签名: 年 月 日 系主任(或责任教师)签名: 年 月 日 1
武汉理工大学 FPGA 课程设计 摘 要 伴随着集成电路(IC)技术的发展,电子设计自动化(EDA)逐渐成为重要的设计手段, 已经广泛应用于模拟与数字电路系统等许多领域。电子设计自动化是一种实现电系统或 电子产品自动化设计的技术,它与电子技术、微电子技术的发展密切相关,它吸收了计 算机科学领域的大多数最新研究成果,以高性能的计算机作为工作平台,促进了工程发 展。 数字频率计是一种基本的测量仪器。它被广泛应用与航天、电子、测控等领域。采 用等精度频率测量方法具有测量精度保持恒定,不随所测信号的变化而变化的特点。本 文首先综述了 EDA 技术的发展概况,FPGA/CPLD 开发的涵义、优缺点,VHDL 语言的 历史及其优点,概述了 EDA 软件平台 QUARTUSⅡ;然后介绍了频率测量的一般原理, 利用等精度测量原理,通过 FPGA 运用 VHDL 编程,利用 FPGA(现场可编程门阵列) 芯片设计了一个 8 位数字式等精度频率计,该频率计的测量范围为 0-100MHZ,利用 QUARTUS Ⅱ集成开发环境进行编辑、综合、波形仿真,并下载到 CPLD 器件中,经实 际电路测试,仿真和实验结果表明,该频率计有较高的实用性和可靠性。 关键词:电子设计自动化;VHDL 语言;频率测量;数字频率计 I
武汉理工大学 FPGA 课程设计 Abstract The Electronic Design Automation (EDA) technology has become an important design method of analog and digital circuit system as the integrated circuit's growing. The EDA technology, which is closely connected with the electronic technology, microelectronics technology and computer science, can be used in designing electronic product automatically. Digital frequency meter is a basic measuring instruments. It is widely used in aerospace, electronics, monitoring and other fields. With equal precision frequency measurement accuracy to maintain a constant, and not with the measured signal varies.We firstly present some background information of EDA, FPGA/CPLD,VHDL and the EDA software platform QUARTUS Ⅱin this thesis;then introduced the general principle of frequency measurement, utilization of precision measuring principle, using VHDL programming, use of FPGA (Field Programmable Gate Array) chip design such as the precision of a digital frequency meter, this frequency meter's measuring range is 0-100MHZ,use QUARTUS Ⅱintegrated development environment for editing, synthesis, wave simulation, and download to the CPLD device, by the actual circuit testing, simulation and experimental results show that the frequency meter has high practical and reliability. Keywords: Electronic Design Automation,VHDL, Frequency measurement,digital frequency meter II
武汉理工大学 FPGA 课程设计 目 录 摘 要.........................................................................................................................................I ABSTRACT.............................................................................................................................. II 目 录........................................................................................................................................ III 1. 绪 论...................................................................................................................................1 1.1 电子设计自动化(EDA)发展概述................................................................................. 2 1.1.1 什么是电子设计自动化(EDA )................................................................................ 2 1.1.2EDA 的发展历史........................................................................................................2 1.2 基于 EDA 的 FPGA/ CPLD 开发..................................................................................4 1.2.1FPGA/CPLD 简介...................................................................................................... 4 1.2.2 用 FPGA/CPLD 进行开发的优缺点........................................................................ 5 1.3 硬件描述语言(HDL) ..................................................................................................... 7 1.3.1VHDL 语言简介.........................................................................................................7 1.3.2 利用 VHDL 语言开发的优点...................................................................................8 1.4 QUARTUSII 概述............................................................................................................. 9 2. 频率测量........................................................................................................................... 11 2.1 数字频率计工作原理概述.......................................................................................... 11 2.2 测频原理及误差分析.................................................................................................. 12 2.3.1 常用测频方案..........................................................................................................12 2.3.2 等精度测频原理......................................................................................................12 2.3.3 误差分析..................................................................................................................13 本章小结...............................................................................................................................14 3. 数字频率计的系统设计与功能仿真...............................................................................15 3.1 系统的总体设计.......................................................................................................... 15 3.2 信号源模块.................................................................................................................. 16 3.3 分频器.......................................................................................................................... 17 3.4 测频控制信号产生器.................................................................................................. 18 3.5 锁存器.......................................................................................................................... 19 3.6 十进制计数器.............................................................................................................. 19 3.7 显示模块....................................................................................................................20 III
武汉理工大学 FPGA 课程设计 3.7.1 显示模块设计..........................................................................................................20 3.7.2 显示电路..................................................................................................................21 3.7.3 译码器......................................................................................................................22 本章小结...............................................................................................................................22 结 论......................................................................................................................................23 参考文献..................................................................................................................................24 附录一 频率计顶层文件......................................................................................................25 附录二 信号源模块源程序..................................................................................................26 附录三 分频器源程序..........................................................................................................27 附录四 测频控制信号发生器源程序..................................................................................29 附录五 32 位锁存器源程序.................................................................................................31 附录六 有时钟使能的十进制计数器的源程序..................................................................32 附录七 显示模块源程序......................................................................................................34 IV
武汉理工大学 FPGA 课程设计 1. 绪 论 21 世纪人类将全面进入信息化社会,对微电子信息技术和微电子 VLSI 基础技术将 不断提出更高的发展要求,微电子技术仍将继续是 21 世纪若干年代中最为重要的和最 有活力的高科技领域之一。而集成电路(IC)技术在微电子领域占有重要的地位。伴随着 IC 技术的发展,电子设计自动化(Electronic Design Automation, EDA)己经逐渐成为重 要设计手段,其广泛应用于模拟与数字电路系统等许多领域。 EDA 是指以计算机大规模可编程逻辑器件的开发软件及实验开发系统为设计工具, 通过有关开发软件,自动完成用软件方式设计的电子系统到硬件系统的逻辑编译、逻辑 化简、逻辑分割、逻辑综合及优化、逻辑布局布线、逻辑仿真,直至对于特定目标芯片 的适配编译、逻辑映射、编程下载等工作,最终形成集成电子系统或专用集成芯片的一 门新技术[1]。 VHDL(超高速集成电路硬件描述语言)是由美国国防部开发的一种快速设计电路 的工具,目前已经成为 IEEE(The Institute of Electrical and Electronics Engineers)的一 种工业标准硬件描述语言。相比传统的电路系统的设计方法,VHDL 具有多层次描述系 统硬件功能的能力,支持自顶向下(Top_Down)和基于库(LibraryBased)的设计的特 点,因此设计者可以不必了解硬件结构。从系统设计入手,在顶层进行系统方框图的划 分和结构设计,在方框图一级用 VHDL 对电路的行为进行描述,并进行仿真和纠错,然 后在系统一级进行验证,最后再用逻辑综合优化工具生成具体的门级逻辑电路的网表, 下载到具体的 CPLD 器件中去,从而实现可编程的专用集成电路(ASIC)的设计。 数字频率计是数字电路中的一个典型应用,实际的硬件设计用到的器件较多,连线 比较复杂,而且会产生比较大的延时,造成测量误差,可靠性差。随着复杂可编程逻辑 器件(CPLD)的广泛应用,以 EDA 工具作为开发手段,运用 VHDL 语言。将使整个 系统大大简化。提高整体的性能和可靠性。 数字频率计是通信设备、音、视频等科研生产领域不可缺少的测量仪器。采用 VHDL 编程设计实现的数字频率计,除被测信号的整形部分、键输入部分和数码显示部分外, 其余全部在一片 FPGA 芯片上实现。整个系统非常精简,且具有灵活的现场可更改性。 本文用 VHDL 在 CPLD 器件上实现一种 8 位数字频率计测频系统,能够用十进制 数码显示被测信号的频率,不仅能够测量正弦波、方波和三角波等信号的频率,而且能 对其他多种频率信号进行测量。具有体积小、可靠性高、功耗低的特点。 1
武汉理工大学 FPGA 课程设计 1.1 电子设计自动化(EDA)发展概述 1.1.1 什么是电子设计自动化(EDA ) 在电子设计技术领域,可编程逻辑器件(如 PLD, GAL)的应用,已有了很好的普及。 这些器件为数字系统的设计带来极大的灵活性。由于这类器件可以通过软件编程而对其 硬件的结构和工作方式进行重构,使得硬件的设计可以如同软件设计那样方便快捷。这 一切极大地改变了传统的数字系统设计方法、设计过程、乃至设计观念。纵观可编程逻 辑器件的发展史,它在结构原理、集成规模、下载方式、逻辑设计手段等方面的每一次 进步都为现代电子设计技术的革命与发展提供了不可或缺的强大动力。随着可编程逻辑 器件集成规模不断扩大,自身功能的不断完善和计算机辅助设计技术的提高,在现代电 子系统设计领域中的 EDA 便应运而生了。 电子设计自动化(EDA)是一种实现电子系统或电子产品自动化设计的技术,它与电 子技术、微电子技术的发展密切相关,吸收了计算机科学领域的大多数最新研究成果, 以高性能的计算机作为工作平台,是 20 世纪 90 年代初从 CAD(计算机辅助设计)、 CAM(计算机辅助制造)、CAT(计算机辅助测试)和 CAE(计算机辅助工程)的概念发展而 来的。EDA 技术就是以计算机为工具,在 EDA 软件平台上,根据硬件描述语言 HDL 完成的设计文件,自动地完成逻辑编译、化简、分割、综合及优化、布局线、仿真,直 至对于特定目标芯片的适配编译、逻辑映射和编程下载等工作。设计者的工作仅限于利 用软件的方式来完成对系统硬件功能的描述,在 EDA 工具的帮助下和应用相应的 FPGA/CPLD 器件,就可以得到最后的设计结果。尽管目标系统是硬件,但整个设计和 修改过程如同完成软件设计一样方便和高效。当然,这里的所谓 EDA 主要是指数字系 统的自动化设计,因为这一领域的软硬件方面的技术已比较成熟,应用的普及程度也比 较大。而仿真电子系统的 EDA 正在进入实用,其初期的 EDA 工具不一定需要硬件描述 语言。此外,从应用的广度和深度来说,由于电子信息领域的全面数字化,基于 EDA 的数字系统的设计技术具有更大的应用市场和更紧迫的需求性。 1.1.2EDA 的发展历史 EDA 技术的发展始于 70 年代,至今经历了三个阶段。电子线路的 CAD(计算机辅 助计)是 EDA 发展的初级阶段,是高级 EDA 系统的重要组成部分。它利用计算机的图 形编辑、分析和存储等能力,协助工程师设计电子系统的电路图、印制电路板和集成电 路板图;采用二维图形编辑与分析,主要解决电子线路设计后期的大量重复性工作,可以 减少设计人员的繁琐重复劳动,但自动化程度低,需要人工干预整个设计过程。这类专 2
分享到:
收藏