logo资料库

通信电子线路习题答案(严国萍).doc

第1页 / 共14页
第2页 / 共14页
第3页 / 共14页
第4页 / 共14页
第5页 / 共14页
第6页 / 共14页
第7页 / 共14页
第8页 / 共14页
资料共14页,剩余部分请下载后查看
2-3,
关于《通信电子线路》课程的习题安排: 第一章习题参考答案: 1-1: 1-3: 解: 1-5: 第二章习题解答: 2-3, 解: 解: 2-4,由一并联回路,其通频带 B 过窄,在 L、C 不变的条件下,怎样能使 B 增宽? 答:减小 Q 值或减小并联电阻 2-5,信号源及负载对谐振回路有何影响,应该如何减弱这种影响? 答: 1、信号源内阻及负载对串联谐振回路的影响:通常把没有接入信号源内阻和负载电阻时回
路本身的 Q 值叫做无载 Q(空载 Q 值) 如式  Q o Q  L  o R 通常把接有信号源内阻和负载电阻时回路的 Q 值叫做有载 QL,如式 QQ L  可见 Q 为有载时的品质因数 L Q 为空载时的品质因数 结论: Q L  0 RR S  L  R L 串联谐振回路通常适用于信号源内阻 Rs 很小 (恒压源)和负载电阻 RL 也不大的 情况。 2、信号源内阻和负载电阻对并联谐振回路的影响 Q p  1 LG p  p 故 Q L  1   C  p G p Q p R p R s  R p R L  RQ 与 S L 、 R 同相变化。 L 并联谐振适用于信号源  也较大的情况, 内阻 R S 很大,负载电阻 R L 以使 Q L 较高而获得较好的选择 性。 2-8,回路的插入损耗是怎样引起的,应该如何减小这一损耗? 答:由于回路有谐振电阻 Rp 存在,它会消耗功率因此信号源送来的功率不能全部送给负载 RL,有一部分功率被回路电导 gp 所消耗了。回路本身引起的损耗称为插入损耗,用 Kl 表示  回路无损耗时的输出功 回路有损耗时的输出功 Kl 无损耗时的功率,若 Rp = , gp = 0 则为无损耗。 率 率 P 1  P 1     I g s L g s   g p 2     g L 有损耗时的功率  P 1 2 gV 1 L  插入损耗 K l  P 1  P 1        1 Q Q L 0 1  2       2 gVP 1 0  L     g s I s  g L 2    g L 通 常 在 电 路 中 我 们 希 望 Q0 大 即 损 耗 小 , 其 中 由 于 回 路 本 身 的 Q 0  1  0 p g L , 而 1  0 g ) L 。 L ( g s  g p Q L  2-11,
2-12, 解: 2-13, 5.5Mhz 时,电路的失调为:  2-14, 解: f2Q  f 0 p  5.0*23.33 5  66.6 又 解: 接入 系 数 p=c1/(c1+c2)=0.5, 折合 后 c0’=p2*c0=0.5pf,R0’=R0/ p2=20kΩ,总 电容
C=Ci+C0’+C1C2/(C1+C2)=15.5pf, 回 路 谐 振 频 率 fp=45.2Mhz , 谐 振 阻 抗 Rp=1/ (1/Ri+1/Rp0+1/R0’),其中 Rp0 为空载时回路谐振阻抗,Rp0=Q0*2π*fp*L=22.72KΩ,因此, 回路的总的谐振阻抗为:Rp=1/(1/Ri+1/Rp0+1/R0’)=5.15 KΩ,有载 QL=Rp/(2π*fp*L) =22.67,通频带 B=fp/QL=1.994Mhz 2-17; 第三章习题参考答案: 3-3,晶体管的跨导 gm 是什么含义,它与什么参量有关? 答: 3-4,为什么在高频小信号放大器中,要考虑阻抗匹配问题? 答: 3-7,放大器不稳定的原因是什么?通常有几种方法克服? 答:不稳定原因:
克服方法: 3-9,
解: 3-10; 解:
第四章习题参考答案: 4-1, 答: 4-3, 4-5, 解: 4-6; 第五章习题参考答案: 答:
5-4, 5-7, 5-9, 5-12, 答: 答: 答: (e)图,在 L、C 发生谐振时,L、C 并联阻抗为无穷大,虽然满足正反馈条件,但增益不满 足≥1,故不能振荡? 5-13, 答: [书上(6)L1C1〈L3C3〈L2C2=〉f1〉f3〉f2,不能起振 ] 解:
分享到:
收藏