2010 年云南昆明理工大学数字电路考研真题 A 卷
一、填空题(30 分,每小题 2 分)(在答题纸上仅写出题号和填空结果)
1、数码转换
(0011 0110.0011 0010 0000 0011 0001 0010 1000)5421BCD
=(
)16=(
)8=(
2、二进制符号数补码为(10100110)补,该数的反码是(
原。
3、
的标准与或式为
)2=(
)10
)反、原码是(
。
BCA
AC
AB
CBAF
4、
5、TTL 与非门输出为低电平时,称为 电流工作状态,此时负载接在输出端与
。
的对偶式为 F
间。
6、对 CMOS 非门,如果电源电压 ED<VTN+ |VTP|,则当输入 uI 满足
)
之
条
件时,两管同时截止。
7、组合逻辑电路的特征是:
8、 优 先 编 码 器 只 对 有 效 信 号 中
电路。
9 、 JK 触 发 器 的 特 性 方 程 为
为
。
的 一 个 信 号 进 行 编 码 。 74LS148 是
。
。 主 从 JK 触 发 器 存 在 的 缺 陷 称
10、时序逻辑电路按照触发方式的不同,分为
11、一个计数器模为 11,该计数器至少要用 个触发器才能构成,一个 60 进制的计数器,
时序电路两大类。
时序电路和
至少要用 个触发器才能构成。
12、555 电路由
、
、
、和
几部分构
成。
13、一个数字系统由
14、一个 10 位直接比较并行转换 ADC 需要
15、一个 2188 的 RAM,其共有
和
两部分组成。
个电压比较器。
个存储单元;有
个字;字长为
;有
条
地址线。
二、逻辑门电路(16 分)
1、图 2-1 是一种 TTL 电路。(1)分析该电路的功能;(2)画出该电路的逻辑符号。
2、图 2-2 是一种 COMS 电路。(1)分析该电路的功能;(2)画出该电路的逻辑符号。
图 2-1
图 2-2
三、逻辑代数(20 分)
1、用卡诺图方法将函数
式。
2、用引入变量卡诺图法化简逻辑函数(E 为引入变量):
DCBAF
(
(
)
,
,
,
DBADCB
)(
)
转变为最简与或表达
EDCBAF
(
,
,
,
,
)
ECBA
ABD
EDBAECBAE
四、组合逻辑电路(24 分)
1、分析图 4-1 电路
图 4-1
图 4-2
(1) 写出图 4-1 电路的逻辑代数表达式;
(2) 填写图 4-2 真值表;
(3) 根据真值表分析图 4-1 电路的逻辑功能。
2、图 4-3 电路由一片 74153 双四选一电路和一个非门构成。
图 4-3
图 4-4
图 5-1
(1) 写出图 4-3 电路的逻辑代数表达式;
(2) 填写图 4-4 的真值表;
(3) 根据真值表分析图 4-3 电路的逻辑功能。
五、触发器(16 分)
1、分析如图 5-1 所示的电路
(1) 图 5-1 所示的整体电路是什么触发器?
(2) 写出该触发器的特性方程;
(3) 该触发器有何特点?