2017 年云南昆明理工大学数字电路考研真题 A 卷
一、填空题(30 分,每小题 2 分)(在答题纸上写出题号和填空结果)
1、数码转换
(10001001.0011000100101000)5421-BCD =(
(753.5 )8= (
)16
)8421-BCD
2、(15)10=(0,100011)2 补码+(
)2 补码。
3、写出图 1-1 中逻辑图的代数表达式。F1=
;F2=
。
图 1-2
图 1-3
电流。
。
是
的逻辑表
图 1-6
非门。
图 1-1
4、在图 1-2 的电路中,IIL 称为
5、图 1-3 的电路是
6、写出分配律 A(B+C)=AB+AC的对偶等式
7、逻辑函数
8、逻辑函数
达式。
9、图 1-4 表示的是
10、当 RS 触发器 SR 时,转变为
11、图 1-5 是
的状态图。
Y
Y
触发器的状态图。
触发器。
CB CABA
的标准与或式为
CBA CBACBACBA
。
图 1-4
图 1-5
电路。
。
12、图 1-6 是由 555 定时器构成的
13、在 ASM 图中的菱形框称为
14、有一个 4 位数模转换器,Vref=4V,输入数字量为 1010,转换输出电压为
15、存储器有 10 条地址线,8 条数据线,存储容量为
二、逻辑门电路(20 分)
1、(12 分)图 2-1 为 TTL 与非门电路,Ec=5.0V,其中 R0 小于关门电阻,A 端悬空。 (1)输
出 Y 是高电平还是低电平?(2) 如果 C 点对地电压为 1.9V,R0 上的电压为多少?(3)如果
R0 上的电流为 1.2mA,则 R0 的电阻值为多少?
2、(8 分)图 2-2 为 CMOS 门电路。(1)写出电路的逻辑表达式;(2)画出逻辑电路图。
Bit。
V。
三、逻辑代数(16 分)
图 2-1
图 2-2
函数
F
CDBCBA
DCBA
。(1) 画出函数 F的卡诺图;(2) 根据卡诺图写
出 F的最简与或式;(3) 根据卡诺图写出 F的标准或与式。
四、组合电路(16 分)
组合电路的逻辑如图 4-1 所示:
图 4-1
(1) 写出该逻辑电路的逻辑代数表达式;
(2) 化简逻辑代数表达式,写出最简与或式;
(3) 填写该组合电路的真值表(图 4-2);
(4) 简述电路的逻辑功能。
图 4-2
五、触发器(8 分)
D 触发器和 JK 触发器构成的电路如图 5-1 所示,在图 5-2 中画出 Q0 Q1 的波形,电路的
起始状态为 00。
图 5-1
图 5-2
六、时序逻辑电路(20分)
时序电路的状态图如图 6-1 所示。(1)根据状态图填写图 6-2 状态表;(2)根据所填写
的状态表写出状态方程;(3)选用两个下降沿出发的 JK 触发器构成该时序电路,写出激励
函数和输出函数;(4)画出该时序电路图。
图 6-1
图 6-2
七、脉冲电路(12 分)
图 7-1 所示的是由 555 电路构成的脉冲电路。 (1)图 7-1 电路是什么电路,具有什么
特性?;(2) 在图 7-2 中对应 Vi 的波形画出 Vo 的波形;(3)在图 7-2 中,VT+=? ;VT-=?。
八、数字系统设计基础(12 分)
图 7-1
图 7-2
某数字系统控制器逻辑图如图8-1所示。(1)写出激励函数和输出函数;(2)画出ASM图。
九、数模和模数转换电路(8 分)
图 8-1
有一个四位模数转换电路。(1)如果电路为只舍不入,Vref=2V,计算其量化误差;(2) 如
果电路为有舍有入,V’ref=3V,计算其量化误差。
十、存储器(8 分)
存储器 RAM 的操作时序如图 10-1 所示:(1)图 10-1 是 RAM 的什么操作时序?(2) 图 10-1
中时间参数 RCt 称为什么?
图 10-1