5、负反馈种类(电压并联反馈,电流串联反馈,电压串联反馈和电流并联反馈);
负反 馈的优点(降低放大器的增益灵敏度,改变输入电阻和输出电阻,改善放
大器的线性和非 线性失真,有效地扩展放大器的通频带,自动调节作用)(未
知)
6、放大电路的频率补偿的目的是什么,有哪些方法?(仕兰微电子)
7、频率响应,如:怎么才算是稳定的,如何改变频响曲线的几个方法。(未知)
8、给出一个查分运放,如何相位补偿,并画补偿后的波特图。(凹凸)
9、基本放大电路种类(电压放大器,电流放大器,互导放大器和互阻放大器),
优缺 点,特别是广泛采用差分结构的原因。(未知)
10、给出一差分电路,告诉其输出电压 Y+和 Y-,求共模分量和差模分量。(未
知)
11、画差放的两个输入管。(凹凸)
12、画出由运放构成加法、减法、微分、积分运算的电路原理图。并画出一个
晶体管级的 运放电路。(仕兰微电子)
13、用运算放大器组成一个 10 倍的放大器。(未知)
14、给出一个简单电路,让你分析输出电压的特性(就是个积分电路),并求
输出端某点 的 rise/fall 时间。(Infineon 笔试试题)
15、电阻 R 和电容 C 串联,输入电压为 R 和 C 之间的电压,输出电压分别为 C
上电压和 R 上电 压,要求制这两种电路输入电压的频谱,判断这两种电路何为
高通滤波器,何为低通滤 波器。当 RC<
21、电压源、电流源是集成电路中经常用到的模块,请画出你知道的线路结构,
简单描述 其优缺点。(仕兰微电子)
22、画电流偏置的产生电路,并解释。(凹凸)
23、史密斯特电路,求回差电压。(华为面试题)
24、晶体振荡器,好像是给出振荡频率让你求周期(应该是单片机的,12 分之一周
期....) (华为面试题)
25、LC 正弦波振荡器有哪几种三点式振荡电路,分别画出其原理图。(仕兰微
电子)
26、VCO 是什么,什么参数(压控振荡器?) (华为面试题)
27、锁相环有哪几部分组成?(仕兰微电子)
28、锁相环电路组成,振荡器(比如用 D 触发器如何搭)。(未知)
29、求锁相环的输出频率,给了一个锁相环的结构图。(未知)
30、如果公司做高频电子的,可能还要 RF 知识,调频,鉴频鉴相之类,不一一
列举。(未知)
31、一电源和一段传输线相连(长度为 L,传输时间为 T),画出终端处波形,考
虑传输线 无损耗。给出电源电压波形图,要求绘制终端波形图。(未知)
32、微波电路的匹配电阻。(未知)
33、DAC 和 ADC 的实现各有哪些方法?(仕兰微电子)
34、A/D 电路组成、工作原理。(未知)
35、实际工作所需要的一些技术知识(面试容易问到)。如电路的低功耗,稳定,
高速如何做到,调运放,布版图注意的地方等等,一般会针对简历上你所写做过
的东西具体问,肯定会问得很细(所以别把什么都写上,精通之类的词也别用太
多了),这个东西各个人就 不一样了,不好说什么了。(未知) 哪几种三点式
振荡电路,分别画出其原理图。(仕兰微电子)
26、VCO 是什么,什么参数(压控振荡器?) (华为面试题)
27、锁相环有哪几部分组成?(仕兰微电子)
28、锁相环电路组成,振荡器(比如用 D 触发器如何搭)。(未知)
29、求锁相环的输出频率,给了一个锁相环的结构图。(未知)
30、如果公司做高频电子的,可能还要 RF 知识,调频,鉴频鉴相之类,不一一
列举。(未知)
31、一电源和一段传输线相连(长度为 L,传输时间为 T),画出终端处波形,考
虑传输线 无损耗。给出电源电压波形图,要求绘制终端波形图。(未知)
32、微波电路的匹配电阻。(未知)
33、DAC 和 ADC 的实现各有哪些方法?(仕兰微电子)
34、A/D 电路组成、工作原理。(未知)
35、实际工作所需要的一些技术知识(面试容易问到)。如电路的低功耗,稳定,
高速如何做到,调运放,布版图注意的地方等等,一般会针对简历上你所写做过
的东西具体问,肯定会问得很细(所以别把什么都写上,精通之类的词也别用太
多了),这个东西各个人就 不一样了,不好说什么了。(未知)
[转载]数字电路面试题集锦 2007
1、同步电路和异步电路的区别是什么?(仕兰微电子)
2、什么是同步逻辑和异步逻辑?(汉王笔试)
同步逻辑是时钟之间有固定的因果关系。异步逻辑是各时钟之间没有固定的因果
关系。
3、什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求?(汉王笔试)
线与逻辑是两个输出信号相连可以实现与的功能。在硬件上,要用 oc 门来实现,
由于不用 oc 门可能使灌电流过大,而烧坏逻辑门。 同时在输出端口应加一个
上拉电阻。
4、什么是 Setup 和 Holdup 时间?(汉王笔试)
5、setup 和 holdup 时间,区别.(南山之桥)
6、解释 setup time 和 hold time 的定义和在时钟信号延迟时的变化。(未知)
7、解释 setup 和 hold time violation,画图说明,并说明解决办法。(威盛 VI
A